MARC details
| 000 -CABECERA |
| campo de control de longitud fija |
03984 a2200265 4500 |
| 008 - DATOS DE LONGITUD FIJA--INFORMACIÓN GENERAL |
| campo de control de longitud fija |
250318s########|||||||||||||||||||||||#d |
| 020 ## - INTERNATIONAL STANDARD BOOK NUMBER |
| International Standard Book Number |
968-29-2125-2 |
| 040 ## - FUENTE DE CATALOGACIÓN |
| Centro catalogador/agencia de origen |
GAMADERO2 |
| Lengua de catalogación |
spa |
| Centro/agencia transcriptor |
GAMADERO2 |
| 100 ## - ENTRADA PRINCIPAL--NOMBRE DE PERSONA |
| Nombre de persona |
Domingo Almendarez Amador |
| 245 ## - MENCIÓN DEL TÍTULO |
| Título |
Circuitos logicos combinatorios / |
| 250 ## - MENCION DE EDICION |
| Mención de edición |
1 |
| 260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. |
| Nombre del editor, distribuidor, etc. |
IPN |
| Lugar de publicación, distribución, etc. |
Mexico |
| Fecha de publicación, distribución, etc. |
1989 |
| 300 ## - DESCRIPCIÓN FÍSICA |
| Extensión |
129 |
| Otras características físicas |
Ilustraciones, tablas, graficos |
| Dimensiones |
22.5cm |
| 490 0# - MENCIÓN DE SERIE |
| Mención de serie |
series |
| 504 ## - NOTA DE BIBLIOGRAFÍA, ETC. |
| Nota de bibliografía, etc. |
Editorial<br/>IPN<br/>ISBN<br/>968-29-2125-2 |
| 505 ## - NOTA DE CONTENIDO CON FORMATO |
| Nota de contenido con formato |
CONTENIDO<br/><br/>Página<br/><br/>9<br/><br/>11<br/><br/>12<br/><br/>PROLOGO<br/><br/>1. SISTEMAS NUMERICOS<br/><br/>Conversión de números de una base a otra<br/><br/>1.1<br/><br/>1.1.1 Conversión de números enteros<br/><br/>1.1.1.1 Conversión de un número de base b a base 10 (decimal)<br/><br/>13<br/><br/>13<br/><br/>1.1.1.2 Conversión de un número decimal a base b<br/><br/>a hexadecimal (base 2 a base 16) 1.1.1.3 Conversión de binario a octal (base 2 a base 8) y de binario<br/><br/>13<br/><br/>1.1.2 Conversión de números fraccionarios<br/><br/>5776 17 17 18<br/><br/>19<br/><br/>1.1.2.1 Conversión de números de base 10 a base b<br/><br/>1.1.2.2 Conversión de base b fraccionaria a decimal<br/><br/>1.1.2.3 Convertir de binario a octal y a hexadecimal<br/><br/>2 ALGEBRA BOOLEANA<br/><br/>2.1 Introducción<br/><br/>21<br/><br/>22 Tabla de verdad<br/><br/>23 (LEDs) Demostración de relaciones lógicas con interruptores y luces<br/><br/>23<br/><br/>2.4 Teoremas básicos del álgebra de boole<br/><br/>24<br/><br/>25 Equivalencias en älgebra booleana<br/><br/>26<br/><br/>30<br/><br/>3. REDUCCION ALGEBRAICA<br/><br/>33<br/><br/>4 COMPUERTAS LOGICAS BASICAS<br/><br/>5 COMPUERTAS DE MAS DE DOS VARIABLES<br/><br/>6. DEFINICION DE EQUIVALENCIA, COMPLEMENTO Y DUALIDAD<br/><br/>37<br/><br/>39<br/><br/>41<br/><br/>41<br/><br/>41<br/><br/>42<br/><br/>5<br/><br/>6.1 Equivalencia<br/><br/>62 Complemento<br/><br/>6.3 Dualidad<br/>7. EXPRESION DE FUNCIONES LOGICAS EN FORMA NORMAL<br/><br/>DISYUNTIVA Y CONJUNTIVA<br/><br/>7.1 Forma normal disyuntiva<br/><br/>7.2<br/><br/>Forma normal conjuntiva<br/><br/>8. CONSTRUCCION DE LA TABLA DE VERDAD<br/><br/>9. DETERMINACION DE LA FUNCION LOGICA A PARTIR DE LA TABLA DE VERDAD<br/><br/>9.1<br/><br/>9.2 Expresión de funciones lógicas por minitérminos Expresión de la función lógica por maxitérminos<br/><br/>10. METODOS DE MAPAS PARA SIMPLIFICACION<br/><br/>101<br/><br/>El mapa de Karnaugh<br/><br/>10.1.1<br/><br/>Representación de mapas de dos variables con 4 cuadros<br/><br/>10.1.2<br/><br/>(24)<br/><br/>Representación de un mapa de tres variables, el número de casilla será 20-2-8<br/><br/>10.1.3<br/><br/>Un diagrama de Karnaugh para cuatro variables Sistema complementario por el método de mapas<br/><br/>10.2<br/><br/>Definición de términos usados en mapas de Karnaugh<br/><br/>10.3<br/><br/>11 ESPECIFICACION DECIMAL<br/><br/>11.1 Para salidas 1 en los rengiones<br/><br/>11.2 Para salidas con valor lógico 0<br/><br/>12. REDES DE CONTACTO<br/><br/>12.1 Conceptos básicos y convenciones<br/><br/>12.2 12.3<br/><br/>Implementación de funciones<br/><br/>12.3.1 Método de caminos<br/><br/>Determinación de funciones para redes de dos terminales<br/><br/>12.3.2 Método de corte<br/><br/>12.3.3 Complementación de redes<br/><br/>13. COMPUERTAS LOGICAS DIGITALES<br/><br/>13.1 Tipos de sistemas lógicos<br/><br/>13.2<br/><br/>Tipos de lógica<br/><br/>13.3 Bloques lógicos<br/><br/>Condiciones de operación en compuertas lógicas 13.4<br/><br/>13.5<br/><br/>Familias lógicas<br/><br/>13.5.1 Familia lógica DL<br/><br/>13.5.2 Familia lógica RTL<br/><br/>13.5.3 Familia lógica DTL<br/><br/>13.5.4 Familia lógica |
| 520 ## - RESUMEN, ETC. |
| Resumen, etc. |
Estas lineas han nacido de la inquietud de facilitar el aprendizaje y la comprensión de los circuitos lógicos; como premisa, se tratan los circuitos lógi cos combinatorios en una forma modesta y sin llegar al estudio exaustivo de sus componentes.<br/><br/>La obra necesitará del apoyo de los maestros y guías académicas para Ilevarla al campo de la práctica, en el que se sublimará el conocimiento de los circuitos lógicos, actualmente tienen un sinnúmero de aplicaciones, principal-mente en Ingenieria Eléctrica.<br/><br/>Agradezco la colaboración que me brindó el alumno Sr. FERNANDO SANDOVAL MEJIA en la elaboración de ésta obra |
| 526 ## - NOTA DE INFORMACIÓN SOBRE EL PROGRAMA DE ESTUDIO |
| Program name |
Ingeniería Eléctrica |
| 650 #0 - PUNTO DE ACCESO ADICIONAL DE MATERIA--TÉRMINO DE MATERIA |
| Término de materia o nombre geográfico como elemento de entrada |
Electricidad |
| 9 (RLIN) |
3737 |
| 942 ## - ELEMENTOS DE ENTRADA SECUNDARIOS (KOHA) |
| Tipo de ítem Koha |
Libro |
| Fuente del sistema de clasificación o colocación |
Clasificación Decimal Dewey |
| Edición |
1 |
| 945 ## - CATALOGADORES |
| Número del Creador del Registro |
1 |
| Nombre del Creador del Registro |
admin |
| Número de último modificador del registro |
1261 |
| Nombre del último modificador del registro |
Jenny Viridiana Quiroz Linares |